1## This file is used by NFC NXP NCI HAL(external/libnfc-nci/halimpl/pn547)
2## and NFC Service Java Native Interface Extensions (packages/apps/Nfc/nci/jni/extns/pn547)
3###############################################################################
4# Application options
5# Logging Levels
6# NXPLOG_DEFAULT_LOGLEVEL    0x01
7# ANDROID_LOG_DEBUG          0x03
8# ANDROID_LOG_WARN           0x02
9# ANDROID_LOG_ERROR          0x01
10# ANDROID_LOG_SILENT         0x00
11NXPLOG_EXTNS_LOGLEVEL=0x01
12NXPLOG_NCIHAL_LOGLEVEL=0x01
13NXPLOG_NCIX_LOGLEVEL=0x01
14NXPLOG_NCIR_LOGLEVEL=0x01
15NXPLOG_FWDNLD_LOGLEVEL=0x01
16NXPLOG_TML_LOGLEVEL=0x01
17NFC_DEBUG_ENABLED=0x00
18
19###############################################################################
20# Nfc Device Node name
21NXP_NFC_DEV_NODE="/dev/nq-nci"
22
23###############################################################################
24# Extension for Mifare reader enable
25MIFARE_READER_ENABLE=0x01
26
27###############################################################################
28# Mifare Reader implementation
29# 0: General implementation
30# 1: Legacy implementation
31LEGACY_MIFARE_READER=0
32
33###############################################################################
34# Firmware file type
35#.so file   0x01
36#.bin file  0x02
37NXP_FW_TYPE=0x02
38
39###############################################################################
40# System clock source selection configuration
41#define CLK_SRC_XTAL       1
42#define CLK_SRC_PLL        2
43NXP_SYS_CLK_SRC_SEL=0x01
44
45###############################################################################
46# System clock frequency selection configuration
47#define CLK_FREQ_13MHZ         1
48#define CLK_FREQ_19_2MHZ       2
49#define CLK_FREQ_24MHZ         3
50#define CLK_FREQ_26MHZ         4
51#define CLK_FREQ_38_4MHZ       5
52#define CLK_FREQ_52MHZ         6
53NXP_SYS_CLK_FREQ_SEL=0x00
54
55###############################################################################
56# The timeout value to be used for clock request acknowledgment
57# min value = 0x01 to max = 0x06
58NXP_SYS_CLOCK_TO_CFG=0x01
59
60###############################################################################
61# NXP proprietary settings
62NXP_ACT_PROP_EXTN={2F, 02, 00}
63
64###############################################################################
65# NFC forum profile settings
66NXP_NFC_PROFILE_EXTN={20, 02, 05, 01, A0, 44, 01, 00}
67
68###############################################################################
69# NXP TVDD configurations settings
70# Allow NFCC to configure External TVDD, two configurations (1 and 2) supported,
71# out of them only one can be configured at a time.
72NXP_EXT_TVDD_CFG=0x02
73
74###############################################################################
75#config1:SLALM, 3.3V for both RM and CM
76NXP_EXT_TVDD_CFG_1={20, 02, 0F, 01, A0, 0E, 0B, 31, 01, 01, 31, 00, 00, 00, 01, 00, D0, 0C}
77
78###############################################################################
79#config2: use DCDC in CE, use Tx_Pwr_Req, set CFG2 mode, SLALM,
80#monitoring 5V from DCDC, 3.3V for both RM and CM, DCDCWaitTime=4.2ms
81NXP_EXT_TVDD_CFG_2={20, 02, 0F, 01, A0, 0E, 0B, 11, 01, C2, 82, 00, BA, 1E, 14, 00, D0, 0C}
82
83###############################################################################
84# NXP RF configuration ALM/PLM settings
85# This section needs to be updated with the correct values based on the platform
86NXP_RF_CONF_BLK_1={
8720, 02, 19, 03,
88A0, 0D, 03, 24, 03, 80,
89A0, 0D, 06, 08, 37, 08, 76, 00, 00,
90A0, 0D, 06, 08, 42, 00, 02, F9, F9
91}
92
93###############################################################################
94# NXP RF configuration ALM/PLM settings
95# This section needs to be updated with the correct values based on the platform
96NXP_RF_CONF_BLK_2={
9720, 02, 10, 01, A0, AF, 0C, 83, C3, 74, 80, 00, 83, 8B, 74, 80, 00, 77, 08
98}
99
100###############################################################################
101# NXP RF configuration ALM/PLM settings
102# This section needs to be updated with the correct values based on the platform
103NXP_RF_CONF_BLK_3={
10420, 02, 98, 01, A0, 34, 94, 23, 04, 18, 35, 00, 00, 4B, 00, 00, 71, 00, 00,
10571, 00, 00, 96, 00, 00, BC, 00, 00, BC, 00, 00, E1, 00, 00, 07, 01, 00, 07,
10601, 00, 2C, 01, 00, 2C, 01, 00, 52, 01, 00, 52, 01, 00, 77, 01, 00, 77, 01,
10700, C2, 01, 00, C2, 01, 00, 0D, 02, 00, 0D, 02, 00, 58, 02, 00, 58, 02, 00,
108EE, 02, 00, EE, 02, 00, 18, BC, 00, 00, BC, 00, 00, BC, 00, 00, BC, 00, 00,
109E1, 00, 00, E1, 00, 00, 19, 01, 00, 19, 01, 00, 19, 01, 00, 19, 01, 00, 2C,
11001, 00, 2C, 01, 00, C2, 01, 00, C2, 01, 00, 58, 02, 00, 58, 02, 00, DC, 05,
11100, DC, 05, 00, DC, 05, 00, DC, 05, 00, DC, 05, 00, DC, 05, 00, DC, 05, 00,
112DC, 05, 00
113}
114
115###############################################################################
116# NXP RF configuration ALM/PLM settings
117# This section needs to be updated with the correct values based on the platform
118NXP_RF_CONF_BLK_4={
11920, 02, A4, 01, A0, A9, A0, 00, C1, 00, 0A, 01, 80, 41, 0A, 02, 81, 83, 0A,
12003, C0, 42, 06, 04, 80, 46, 06, 05, C3, 01, 03, 06, C2, 05, 03, 07, C2, 4A,
12103, 07, 81, 01, 01, 08, C3, 8B, 03, 08, C3, 05, 01, 09, C3, 92, 03, 09, C6,
12284, 01, 0A, C4, CC, 03, 0A, C6, 89, 01, 0B, C5, D4, 03, 0B, C7, 92, 01, 0C,
12344, 00, 03, 0C, C7, C6, 01, 0D, 42, 04, 03, 0D, C9, CE, 01, 0E, 42, 48, 03,
1240E, 03, 00, 01, 0F, 43, 50, 03, 0F, 43, 04, 01, 10, 43, 91, 03, 10, 45, 0A,
12501, 11, 44, 95, 03, 11, 46, 11, 01, 12, 46, 8E, 01, 13, 47, C5, 01, 14, 48,
126CC, 01, 15, 4B, D4, 01, 16, 4E, D7, 01, 17, 45, A2, 01, 18, 46, A6, 01, 19,
12746, AE, 01, 1A, 47, B4, 01, 1B, 48, EA, 01, 1C, 49, F0, 01
128}
129
130###############################################################################
131# NXP RF configuration ALM/PLM settings
132# This section needs to be updated with the correct values based on the platform
133NXP_RF_CONF_BLK_5={
13420, 02, 5B, 01, A0, 0B, 57, ED, 0D, 90, 3F, 0F, 4E, 00, 53, 95, 00, 00, 53,
1359F, 00, 00, 6B, 9F, 00, 00, 78, 9F, 00, 00, 7A, 9F, 00, 00, 86, 9F, 00, 00,
13689, 9F, 00, 00, 95, 9F, 00, 00, 9A, 9F, 00, 00, A4, 9F, 00, 00, A6, 9F, 00,
13700, B3, 9F, 00, 00, B5, 9F, 00, 00, C1, 9F, 00, 00, C4, 1F, 00, 00, D0, 1F,
13800, 00, DA, 1F, 00, 00, E1, 1F, 00, 00, EE, 1F, 00, 00, FA, 1F, 00, 00
139}
140
141###############################################################################
142# NXP RF configuration ALM/PLM settings
143# This section needs to be updated with the correct values based on the platform
144NXP_RF_CONF_BLK_6={
14520, 02, 18, 02,
146A0, 18, 08, 34, 00, A1, 00, 81, FF, 30, 00,
147A0, 69, 09, 02, CF, 80, 00, 00, 07, 40, 00, 00
148}
149
150###############################################################################
151# Core configuration extensions
152# It includes
153# Wired mode settings A0ED, A0EE
154# Tag Detector A040, A041, A043
155# Low Power mode A007
156# Clock settings A002, A003
157# PbF settings A008
158# Clock timeout settings A004
159# eSE (SVDD) PWR REQ settings A0F2
160# Window size A0D8
161# DWP Speed   A0D5
162# How eSE connected to PN553 A012
163# UICC2 bit rate A0D1
164# SWP1A interface A0D4
165# DWP intf behavior config, SVDD Load activated by default if set to 0x31 A037
166# SPI CL Sync enable  A098
167NXP_CORE_CONF_EXTN={20, 02, 5B, 13,
168    A0, EC, 01, 01,
169    A0, ED, 01, 01,
170    A0, 5E, 01, 01,
171    A0, 12, 01, 02,
172    A0, 40, 01, 01,
173    A0, 41, 01, 02,
174    A0, 43, 01, 50,
175    A0, D1, 01, 02,
176    A0, D4, 01, 00,
177    A0, 37, 01, 35,
178    A0, D8, 01, 02,
179    A0, D5, 01, 0A,
180    A0, 98, 01, 03,
181    A0, 9C, 02, 00, 00,
182    A0, AA, 04, FD, 03, F4, 01,
183    A0, 38, 04, 1A, 0B, 0B, 00,
184    A0, 3A, 08, 96, 00, 96, 00, 96, 00, 96, 00,
185    A0, B2, 01, 19,
186    A0, 91, 01, 01
187}
188
189###############################################################################
190# Core configuration rf field filter settings to enable set to 01 to disable set
191# to 00 last bit
192NXP_CORE_RF_FIELD={ 20, 02, 05, 01, A0, 62, 01, 00 }
193
194###############################################################################
195# To enable i2c fragmentation set i2c fragmentation enable 0x01 to disable set
196# to 0x00
197NXP_I2C_FRAGMENTATION_ENABLED=0x00
198
199###############################################################################
200# Core configuration settings
201NXP_CORE_CONF={ 20, 02, 2D, 0F,
202        85, 01, 01,
203        28, 01, 00,
204        21, 01, 00,
205        30, 01, 08,
206        31, 01, 03,
207        32, 01, 60,
208        38, 01, 01,
209        33, 00,
210        54, 01, 06,
211        50, 01, 02,
212        5B, 01, 00,
213        80, 01, 01,
214        81, 01, 01,
215        82, 01, 0E,
216        18, 01, 01
217}
218
219###############################################################################
220#Enable SWP full power mode when phone is power off
221NXP_SWP_FULL_PWR_ON=0x00
222
223###############################################################################
224#Set the default Felica T3T System Code OffHost route Location :
225#This settings will be used when application does not set this parameter
226# host  0x00
227# eSE   0x01
228# UICC  0x02
229# UICC2 0x03
230DEFAULT_SYS_CODE_ROUTE=0xC0
231
232###############################################################################
233# AID Matching platform options
234# AID_MATCHING_L 0x01
235# AID_MATCHING_K 0x02
236AID_MATCHING_PLATFORM=0x01
237
238###############################################################################
239#CHINA_TIANJIN_RF_SETTING
240#Enable  0x01
241#Disable  0x00
242NXP_CHINA_TIANJIN_RF_ENABLED=0x01
243
244###############################################################################
245#SWP_SWITCH_TIMEOUT_SETTING
246# Allowed range of swp timeout setting is 0x00 to 0x3C [0 - 60].
247# Timeout in milliseconds, for example
248# No Timeout  0x00
249# 10 millisecond timeout 0x0A
250NXP_SWP_SWITCH_TIMEOUT=0x0A
251
252###############################################################################
253# Enable or Disable RF_STATUS_UPDATE to EseHal module
254# Disable           0x00
255# Enable            0x01
256RF_STATUS_UPDATE_ENABLE=0x00
257
258###############################################################################
259# Configure the single default SE to use.  The default is to use the first
260# SE that is detected by the stack.  This value might be used when the phone
261# supports multiple SE (e.g. 0xF3 and 0xF4) but you want to force it to use
262# one of them (e.g. 0xF4).
263DEFAULT_OFFHOST_ROUTE=0x80
264
265###############################################################################
266# Configure the single default SE to use.  The default is to use the first
267# SE that is detected by the stack.  This value might be used when the phone
268# supports multiple SE (e.g. 0xF3 and 0xF4) but you want to force it to use
269# one of them (e.g. 0xF4).
270DEFAULT_NFCF_ROUTE=0xC0
271
272###############################################################################
273# Configure the default NfcA/IsoDep techology and protocol route. Can be
274# either a secure element (e.g. 0xF4) or the host (0x00)
275DEFAULT_ROUTE=0x00
276
277###############################################################################
278# Vendor Specific Proprietary Protocol & Discovery Configuration
279# Set to 0xFF if unsupported
280#  byte[0] NCI_PROTOCOL_18092_ACTIVE
281#  byte[1] NCI_PROTOCOL_B_PRIME
282#  byte[2] NCI_PROTOCOL_DUAL
283#  byte[3] NCI_PROTOCOL_15693
284#  byte[4] NCI_PROTOCOL_KOVIO
285#  byte[5] NCI_PROTOCOL_MIFARE
286#  byte[6] NCI_DISCOVERY_TYPE_POLL_KOVIO
287#  byte[7] NCI_DISCOVERY_TYPE_POLL_B_PRIME
288#  byte[8] NCI_DISCOVERY_TYPE_LISTEN_B_PRIME
289NFA_PROPRIETARY_CFG={05, FF, FF, 06, 81, 80, 70, FF, FF}
290
291###############################################################################
292# Bail out mode
293#  If set to 1, NFCC is using bail out mode for either Type A or Type B poll.
294NFA_POLL_BAIL_OUT_MODE=0x01
295
296###############################################################################
297# White list of Hosts
298# This values will be the Hosts(NFCEEs) in the HCI Network.
299DEVICE_HOST_WHITE_LIST={C0, 02}
300
301###############################################################################
302# Extended APDU length for ISO_DEP
303ISO_DEP_MAX_TRANSCEIVE=0xFEFF
304
305###############################################################################
306# Choose the presence-check algorithm for type-4 tag.  If not defined, the default value is 1.
307# 0  NFA_RW_PRES_CHK_DEFAULT; Let stack selects an algorithm
308# 1  NFA_RW_PRES_CHK_I_BLOCK; ISO-DEP protocol's empty I-block
309# 2 NFA_RW_PRES_CHK_ISO_DEP_NAK; Type - 4 tag protocol iso-dep nak presence check
310#    command is sent waiting for rsp and ntf.
311PRESENCE_CHECK_ALGORITHM=2
312###############################################################################
313# Configure the NFC Extras to open and use a static pipe.  If the value is
314# not set or set to 0, then the default is use a dynamic pipe based on a
315# destination gate (see NFA_HCI_DEFAULT_DEST_GATE).  Note there is a value
316# for each UICC (where F3="UICC0" and F4="UICC1")
317OFF_HOST_ESE_PIPE_ID=0x16
318OFF_HOST_SIM_PIPE_ID=0x0A
319
320###############################################################################
321#Set the Felica T3T System Code Power state :
322#This settings will be used when application does not set this parameter
323# bit pos 0 = Switch On
324# bit pos 1 = Switch Off
325# bit pos 2 = Battery Off
326# bit pos 3 = Screen On lock
327# bit pos 4 = Screen off unlock
328# bit pos 5 = Screen Off lock
329DEFAULT_SYS_CODE_PWR_STATE=0x3B
330
331###############################################################################
332# Configure the NFCEEIDs of offhost UICC.
333# UICC  0x80 (UICC)
334OFFHOST_ROUTE_UICC={80}
335
336###############################################################################
337# Configure the NFCEEIDs of offhost eSEs.
338# eSE   0xC0 (eSE)
339OFFHOST_ROUTE_ESE={C0}
340
341###############################################################################
342# Configure the list of NFCEE for the ISO-DEP routing.
343# host  0x00
344# eSE   0xC0 (eSE)
345# UICC  0x80 (UICC)
346DEFAULT_ISODEP_ROUTE=0x80
347
348###############################################################################
349# Update Phase tirm offset signbit
350NXP_PHASE_TIRM_OFFSET_SIGN_UPDATE=0x01
351
352